NTSC-IR  > 时间用户系统研究室
基于CPLD的数字移相分频钟
杨蕾; 胡永辉; 翟慧生
2004
发表期刊时间频率学报
ISSN1001-1544
期号1页码:40915
摘要设计了一种数字移相分频钟 ,其中利用了先进的复杂可编程逻辑器件(CPLD -ComplexProgrammableLogicDevice)技术 ,将硬件电路模块化 ,把各功能模块集成在一个芯片中。与以往用分立元件设计硬件电路相比 ,具有电路简单 ,可靠性高 ,便于调试的特点
部门归属时间用户系统研究室
关键词复杂可编程逻辑器件(Cpld) 数字移相分频钟
语种中文
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/2847
专题时间用户系统研究室
推荐引用方式
GB/T 7714
杨蕾,胡永辉,翟慧生. 基于CPLD的数字移相分频钟[J]. 时间频率学报,2004(1):40915.
APA 杨蕾,胡永辉,&翟慧生.(2004).基于CPLD的数字移相分频钟.时间频率学报(1),40915.
MLA 杨蕾,et al."基于CPLD的数字移相分频钟".时间频率学报 .1(2004):40915.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于CPLD的数字移相分频钟.pdf(211KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[杨蕾]的文章
[胡永辉]的文章
[翟慧生]的文章
百度学术
百度学术中相似的文章
[杨蕾]的文章
[胡永辉]的文章
[翟慧生]的文章
必应学术
必应学术中相似的文章
[杨蕾]的文章
[胡永辉]的文章
[翟慧生]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。