NTSC-IR  > 时间用户系统研究室
基于DSP Builder的非传统定点数加法器的设计
熊伟; 胡永辉; 梁青
2008
发表期刊西安邮电学院学报
ISSN1007-3264
卷号No.67期号:1页码:41195
摘要本文提出了利用DSP Builder来设计与实现非传统定点数加法器的新方法。DSP Builder是Altera公司推出的一个基于FPGA的系统级的数字信号处理开发工具,非传统定点数的加法器广泛应用于特殊用途的高速运算器中。本文采用优化技术,用DSP Builder设计与实现了基于SD编码的无进位延时的快速加法电路,通过计算机仿真,取得了满意的结果。
部门归属时间用户系统研究室
关键词Fpga Dspbuilder Sd编码 无进位延时
语种中文
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/2853
专题时间用户系统研究室
推荐引用方式
GB/T 7714
熊伟,胡永辉,梁青. 基于DSP Builder的非传统定点数加法器的设计[J]. 西安邮电学院学报,2008,No.67(1):41195.
APA 熊伟,胡永辉,&梁青.(2008).基于DSP Builder的非传统定点数加法器的设计.西安邮电学院学报,No.67(1),41195.
MLA 熊伟,et al."基于DSP Builder的非传统定点数加法器的设计".西安邮电学院学报 No.67.1(2008):41195.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于DSPBuilder的非传统定点数加(178KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[熊伟]的文章
[胡永辉]的文章
[梁青]的文章
百度学术
百度学术中相似的文章
[熊伟]的文章
[胡永辉]的文章
[梁青]的文章
必应学术
必应学术中相似的文章
[熊伟]的文章
[胡永辉]的文章
[梁青]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。