NTSC-IR  > 时间用户系统研究室
基于fpga和tdc芯片的高精度时间间隔计数器研制
闫菲菲; 马红皎; 何在民; 邢燕
2019
发表期刊时间频率学报
ISSN1674-0637
卷号042期号:001页码:33
摘要大型物理实验、国防和工业等应用场合对时间间隔测量精度需求通常达到百皮秒甚至十皮秒量级,并对多通道同步测量提出了新的要求。利用FPGA(field-programmable gate array)使用灵活的特性,研制了一种基于FPGA和TDC(time-to-digital conversion)芯片的高精度时间间隔计数器,使用Verilog硬件描述语言设计系统所需的配置模块、UART接口、SPI接口等完成测量。利用中国科学院国家授时中心钟房产生的10MHz标准频率信号作为参考时钟,1PPS时间信号作为测试信号,搭建平台对设计的时间间隔计数器进行测试评估。实验结果表明本计数器测量精度优于60ps,量程可达1.6s,可实现4通道同时测量,同时具备脉宽测量功能。该计数器采用模块化设计,可作为嵌入式设备使用。
语种英语
文献类型期刊论文
条目标识符http://210.72.145.45/handle/361003/9131
专题时间用户系统研究室
作者单位中国科学院国家授时中心
第一作者单位中国科学院国家授时中心
推荐引用方式
GB/T 7714
闫菲菲,马红皎,何在民,等. 基于fpga和tdc芯片的高精度时间间隔计数器研制[J]. 时间频率学报,2019,042(001):33.
APA 闫菲菲,马红皎,何在民,&邢燕.(2019).基于fpga和tdc芯片的高精度时间间隔计数器研制.时间频率学报,042(001),33.
MLA 闫菲菲,et al."基于fpga和tdc芯片的高精度时间间隔计数器研制".时间频率学报 042.001(2019):33.
条目包含的文件
条目无相关文件。
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[闫菲菲]的文章
[马红皎]的文章
[何在民]的文章
百度学术
百度学术中相似的文章
[闫菲菲]的文章
[马红皎]的文章
[何在民]的文章
必应学术
必应学术中相似的文章
[闫菲菲]的文章
[马红皎]的文章
[何在民]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。