Knowledge Management System Of National Time Service Center,CAS
基于DDS技术的Loran—C信号源的杂散信号抑制的分析与实现 | |
皇甫江; 华宇![]() ![]() | |
2014 | |
发表期刊 | 时间频率学报
![]() |
ISSN | 1674-0637 |
卷号 | 37.0期号:1.0页码:41 |
摘要 | 采用直接数字频率合成(DDS)技术设计的Loran—C信号源,具有输出杂散多且难以预测的缺点。基于对DDS基本原理的研究分析,针对DDS输出信号存在的相位舍位杂散问题,对其关键部位的相位累加模块进行优化设计,并基于FPGA技术,在QuartusII环境下完成了对Loran.C信号源的实现与仿真验证。结果表明,通过优化的设计算法能够产生失真小,稳定度好的输出波形,从而验证了该方法抑制杂散的有效性与可行性。 |
关键词 | 罗兰-C 直接数字频率合成 相位舍位杂散 相位累加 现场可编程门阵列(FPGA) |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://210.72.145.45/handle/361003/13027 |
专题 | 中国科学院国家授时中心 |
作者单位 | 中国科学院国家授时中心 |
第一作者单位 | 中国科学院国家授时中心 |
推荐引用方式 GB/T 7714 | 皇甫江,华宇,李实锋. 基于DDS技术的Loran—C信号源的杂散信号抑制的分析与实现[J]. 时间频率学报,2014,37.0(1.0):41. |
APA | 皇甫江,华宇,&李实锋.(2014).基于DDS技术的Loran—C信号源的杂散信号抑制的分析与实现.时间频率学报,37.0(1.0),41. |
MLA | 皇甫江,et al."基于DDS技术的Loran—C信号源的杂散信号抑制的分析与实现".时间频率学报 37.0.1.0(2014):41. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[皇甫江]的文章 |
[华宇]的文章 |
[李实锋]的文章 |
百度学术 |
百度学术中相似的文章 |
[皇甫江]的文章 |
[华宇]的文章 |
[李实锋]的文章 |
必应学术 |
必应学术中相似的文章 |
[皇甫江]的文章 |
[华宇]的文章 |
[李实锋]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论