NTSC-IR  > 时间频率测量与控制研究室
基于FPGA的小数分频法的研究与设计
常兴旺; 李孝辉; 王玉兰; 蔡成林
2009
会议名称第十九届测控、计量、仪器仪表学术年会
会议录名称第十九届测控、计量、仪器仪表学术年会(MCMI’2009)论文集
页码253-254-255
会议日期2009
会议地点中国广西桂林
摘要在数字逻辑电路设计中,分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法,利用Verilog编程,在Xilinx7.1i平台上实现综合和仿真,并在开发板上得以实现。
部门归属时间频率测量与控制研究室
关键词Fpga 仿真 分频器 Verilog-hdl|abstract|Verilog-hdl|abstract 在数字逻辑电路设计中 分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法 利用verilog编程 在xilinx7.1i平台上实现综合和仿真 并在开发板上得以实现。
主办者中国电子学会
收录类别CNKI
语种中文
文献类型会议论文
条目标识符http://210.72.145.45/handle/361003/4905
专题时间频率测量与控制研究室
推荐引用方式
GB/T 7714
常兴旺,李孝辉,王玉兰,等. 基于FPGA的小数分频法的研究与设计[C],2009:253-254-255.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
基于FPGA的小数分频法的研究与设计.p(668KB) 限制开放--浏览 请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[常兴旺]的文章
[李孝辉]的文章
[王玉兰]的文章
百度学术
百度学术中相似的文章
[常兴旺]的文章
[李孝辉]的文章
[王玉兰]的文章
必应学术
必应学术中相似的文章
[常兴旺]的文章
[李孝辉]的文章
[王玉兰]的文章
相关权益政策
暂无数据
收藏/分享
文件名: 基于FPGA的小数分频法的研究与设计.pdf
格式: Adobe PDF
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。