| 基于e1接口的时间同步系统关键模块设计与仿真1 |
| 闫辉; 胡永辉 ; 侯雷
|
| 2012
|
发表期刊 | 时间频率学报
 |
ISSN | 1674-0637
|
卷号 | 35期号:4页码:212 |
摘要 | 针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3码作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。 |
语种 | 英语
|
文献类型 | 期刊论文
|
条目标识符 | http://210.72.145.45/handle/361003/8989
|
专题 | 时间用户系统研究室
|
作者单位 | 中国科学院国家授时中心
|
第一作者单位 | 中国科学院国家授时中心
|
推荐引用方式 GB/T 7714 |
闫辉,胡永辉,侯雷. 基于e1接口的时间同步系统关键模块设计与仿真1[J]. 时间频率学报,2012,35(4):212.
|
APA |
闫辉,胡永辉,&侯雷.(2012).基于e1接口的时间同步系统关键模块设计与仿真1.时间频率学报,35(4),212.
|
MLA |
闫辉,et al."基于e1接口的时间同步系统关键模块设计与仿真1".时间频率学报 35.4(2012):212.
|
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论