NTSC-IR

浏览/检索结果: 共4条,第1-4条 帮助

已选(0)清除 条数/页:   排序方式:
基于FPGA的便携式BPC定时接收机设计 期刊论文
时间频率学报, 2012, 卷号: 35.0, 期号: 002, 页码: 88
作者:  刘小花;  许林生;  华宇
收藏  |  浏览/下载:0/0  |  提交时间:2021/11/29
低频时码  数字接收机  数字滤波  现场可编程门阵列(FPGA)  
BPL接收机中连续波干扰的DSP抑制方法 会议论文
第三届全国虚拟仪器大会论文集, 中国广西桂林, 2008-12-01
作者:  徐永亮;  华宇;  李实锋
Adobe PDF(430Kb)  |  收藏  |  浏览/下载:126/0  |  提交时间:2012/10/19
Bpl  自适应陷波  窄带干扰  Gri|abstract|Gri|abstract  "bpl长波授时系统现代化技术改造项目"是中国科学院重大科学装置维护改造项目  Bpl数字接收机的设计与实现是这一项目的重要组成部分。接收信号中连续波的干扰严重影响了bpl接收机的性能。本文对自适应陷波器进行研究  并对基于lms算法的自适应陷波器抑制bpl连续波干扰进行仿真验证  最后用dsp成功的实现了这一算法。  
基于FPGA的低频时码数字接收机设计与实现 学位论文
: 中国科学院研究生院, 2007
作者:  李国栋
Adobe PDF(737Kb)  |  收藏  |  浏览/下载:136/2  |  提交时间:2012/07/13
数字接收机  低频时码  软件无线电  Fpga  Vhdl  数字移相器  Fir  时统设备  
一种基于DSP和FPGA的低频时码接收机设计 期刊论文
时间频率学报, 2006, 期号: 1, 页码: 27-34
作者:  李国栋;  许林生
Adobe PDF(454Kb)  |  收藏  |  浏览/下载:85/0  |  提交时间:2012/07/09
低频时码  数字接收机  数字信号处理器  现场可编程门阵列