NTSC-IR

浏览/检索结果: 共3条,第1-3条 帮助

已选(0)清除 条数/页:   排序方式:
基于FPGA的小数分频法的研究与设计 会议论文
第十九届测控、计量、仪器仪表学术年会(MCMI’2009)论文集, 中国广西桂林, 2009
作者:  常兴旺;  李孝辉;  王玉兰;  蔡成林
Adobe PDF(668Kb)  |  收藏  |  浏览/下载:137/0  |  提交时间:2012/10/19
Fpga  仿真  分频器  Verilog-hdl|abstract|Verilog-hdl|abstract  在数字逻辑电路设计中  分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法  利用verilog编程  在xilinx7.1i平台上实现综合和仿真  并在开发板上得以实现。  
一种基于FPGA的多种波形发生器的设计 期刊论文
时间频率学报, 2008, 卷号: v.31, 期号: 2, 页码: 133-137
作者:  张正;  董绍武;  张敏
Adobe PDF(513Kb)  |  收藏  |  浏览/下载:91/1  |  提交时间:2012/07/03
直接数字频率合成  现场可编程门阵列  Verilog Hdl  
基于FPGA的数字锁相环设计 会议论文
2005年全国时间频率学术交流会文集, 中国西安, 2005
作者:  李小飞
Adobe PDF(295Kb)  |  收藏  |  浏览/下载:69/0  |  提交时间:2012/10/19
数字锁相环  Verilog  Fpga  同步|abstract  本文介绍了数字锁相环的基本工作原理。研究了在数字锁相的基础上实现获取与外标频率同相的编程可变的频率的方法。同时  利用verilog语言完成了该研究的基于fpga芯片的设计实现  并对结果进行了仿真。